# **Projekt INC**

(První část)

Jméno: Turytsia Oleksandr

Login: xturyt00

## Architektura navrženého obvodu (na úrovni RLT)

#### Schéma obvodu



### Popis funkce

- RTL Obvod se skládá z FSM, 2 COUNTERů, 2 komparátorů a 2 registrů. (+ logické jednotky)
- FSM má 2 vstupy (DIN a BIT\_CNT) a 3 výstupy (BIT\_CNT\_CE,
  CNT\_TO\_MID\_CE), které se mění na základě vstupů. (Napr. pokud DIN je 0, tak BIT\_CNT\_CE nastaví na log. 1)

- CNT\_TO\_MID počítá počet signálů do středu (MIDBIT)
- BIT\_KNT počítá počet bitů, které přišly na vstup
  Komparátory za CNT\_TO\_MID kontrolují, kdy je čas načíst bit a za
- BIT\_CNT počet přečtených bitů.
  Přes DEMUX uložíme slovo do registru a vypíšeme do DOUT, zvlášť pro validaci bude k dispozici registr s DOUT VLD

#### **Návrh automatu (Finite State Machine)**

#### Schéma automatu

Stavy automatu: S1, S2, S3, S4, S5Vstupní signály: DIN, BIT CNT, CLK

– Moorovy výstupy: IS\_VALID, CNT\_TO\_MID\_CE, BIT\_CNT\_CE



### Popis funkce

Pokud 0<sub>(START)</sub> přijde na vstup S1, přejde na S2-S3 a načte 8 bitů, mezi kterými čeká 24 **CLK** hodinových signálů, aby spočítal střed. Po započítání posledního bitu přejde na S4, přečte si stop bit, přejde na S5, ověří slovo (čeká na 1 **CLK** signál) a vrátí 1<sub>(STOP)</sub> na S1 a čeká na další vstup.